数字逻辑与数字系统实验室于2018年新建,主要承担《数字电路与FPGA设计》、《电路与电子实验 A2》课程的课内实验任务。目前实验室配备了美国Digilent公司Basys3 FPGA全可编程平台31套,Analog Discovery 2口袋仪器实验平台31套,Digilent 创新套件1套,PC 31台,开发环境采用Xilinx公司的Vivado 2017.4编程软件。本实验目前能够开设门电路Verilog HDL设计实验、编码器实验、7段数码管实验、8位串行补码加法器设计实验、16位环形移位寄存器实验、计数器与数码管显示实验、状态机实验-序列信号检测实验和数字钟综合实验,培养学生利用Verilog HDL语言和FPGA设计组合数字电路的能力。